Cadence Midas Safety 2023.3 23.03.001

Cadence Midas Safety使用可进行安全分析 (FMEDA)!图形用户界面集成了各种功能安全任务,安全分析创作(设计分区、失效模式定义、安全机制选择和失效模式映射)。生成和导出相对指标(例如,单点故障指标、潜在故障指标)和绝对指标(例如,随机硬件故障的概率指标)的安全报告。安全配置,用于创建、保存和恢复可以更改一个或多个参数的不同安全场景(例如,添加或删除安全机制以分析对诊断覆盖率的影响)。支持映射到安全对象的自定义属性(例如,零件、子零件、故障模式和安全机制)。

安装激活教程

1、在本站下载并解压
2、安装程序,安装设置
3、安装Cadence License Manager关闭许可证服务器
4、从medicine文件夹复制license.lic和cdslmd,并将其应用于C:\Cadence\LicenseManager运行lmtools,选择config services-services name,点击brower 选择lmgrd/license.lic勾选服务并保存它们。
5、打开start/stop/reread并开始!
6、从medicine中复制文件和文件夹,并将其应用于YourUsename\Midas中
7、创建环境变量:CDS_LIC_FILE=5280@localhost

功能特色

1、早期探索
提供功能安全架构的早期阶段探索
2、准确高效
利用原生芯片设计数据高效执行准确的安全分析
3、跨设计流程统一
跨 Cadence 数字和模拟/混合信号流的统一
4、操作系统支持
在 Windows 和 Linux 上运行

软件优势

1、模块化的开放式解决方案,可以轻松定制以适应不同的应用和用例,同时在现有的功能安全标准中打下坚实的基础。这就是为什么Midas平台集成了支持ISO 26262(汽车)和IEC 61508(工业)标准的安全分析引擎的主要原因。
2、安全分析引擎可以利用用户提供的估计设计信息(例如,面积、触发器或存储器位的数量),或使用Cadence IC设计工具(如Genus(Synthesis),Innovus(Place & Route)或Xcelium(故障模拟))的芯片设计数据自动计算硬件安全指标。
3、此外,Midas根据IEC TR 62380标准中定义的集成电路可靠性模型,为基本故障率(BFR)计算提供了专用引擎。在输入半导体工艺技术、自定义任务配置文件和封装信息等信息后,可以计算BFR。Midas平台与所有Cadence IC设计流程无缝集成,可实现FMEDA驱动的模拟/混合信号和数字半导体和IP的设计、分析、验证和实现。
4、该集成框架提供了一个工作流程,可指导安全工程师完成所有关键步骤,从 FMEDA 创建、安全分析、安全验证和安全感知实施。

下载地址

本地下载

发表评论

邮箱地址不会被公开。 必填项已用*标注